電路硬件平臺的基本組成 JH5001-4通信原理實(shí)驗(yàn)系統(tǒng)由函數(shù)信號源模塊、PCM/PAM模塊、復(fù)接/解復(fù)接模塊、線路編/解碼及鎖相環(huán)模塊、CVSD編/解碼模塊、FPGA與DSP初始化模塊、數(shù)字信號處理模塊、AD/DA與調(diào)制/解調(diào)模塊以及顯示控制模塊(人機(jī)界面)等9個基本功能模塊組成,學(xué)生通過自行連接信號線貫通各基本模塊,構(gòu)建完整的通信系統(tǒng),檢驗(yàn)和調(diào)整各個關(guān)鍵點(diǎn)的信號,可大大加深對現(xiàn)代通信系統(tǒng)概念和結(jié)構(gòu)的理解。 在本系統(tǒng)中,包含兩套不對稱的傳輸信道,這樣做的目的是為了盡可能多的涵蓋通信傳輸系統(tǒng)各方面的技術(shù): (1)主要體現(xiàn)無線信道傳輸技術(shù)的傳輸信道,信號流程為:模擬函數(shù)信號源→CVSD話音編碼(或誤碼儀的碼型信號發(fā)生器)→數(shù)字調(diào)制→信道→數(shù)字解調(diào)→CVSD話音譯碼→示波器顯示(或誤碼儀的誤碼檢測器)。 (2)主要體現(xiàn)有線信道傳輸技術(shù)的信號支路,信號流程為:模擬函數(shù)信號源→PCM話音編碼→信道復(fù)接→線路編碼(HDB3/CMI)→線路譯碼→信道解復(fù)接→PCM話音譯碼→示波器顯示。 函數(shù)信號源模塊輸出正弦波和方波,TPAO1S、TPAO2S分別為輸出端口,VS102調(diào)節(jié)方波輸出大小,調(diào)節(jié)范圍:0~5V。VS103調(diào)節(jié)正弦波輸出大小,調(diào)節(jié)范圍:0~5V;信號輸出有高低兩個頻段:JS01跳線插入、JS02跳線不插輸出高頻信號,輸出信號頻率范圍20KHz~350KHz;JS01跳線不插、JS02跳線插入,輸出低頻信號,輸出信號頻率范圍300Hz~2KHz。 |